半導体設計エンジニア/マネージャー - 半導体ファンドリー企業

Location: Kanagawa
Contract Type: Permanent
Salary: ¥5000000 - ¥20000000 (年収)
Specialization: Manufacturing & Industrial,
Sub Specialization: Semiconductor Design Engineer,
Contact: Nozomi Hirabayashi
Reference: JO-2209-474915
Nozomi Hirabayashi

MANDATORY
・Applicants must have permission to work in Japan
・Applicants must be able to speak fluent ~ native level Japanese (Equivalent to JLPT N1)

☑外資系企業 ☑英語力が必要 ☑英語力不問

[ポジション]
半導体設計エンジニア/マネージャー

[事業内容・会社の特徴]
外資系半導体ファンドリー企業
*世界最大級の半導体企業

■グローバルなR&D部隊で最先端の半導体技術開発に参画■

企業の魅力:
当社は、世界を変える技術を開発する会社です。私たちの主な目標は、主要なお客様が、
人々の生活に変革をもたらす最先端の製品を提供できるようサポートすることです。
・グローバルなビジネスに触れることができます。
・世界トップクラスのチーム - 研究開発部門に所属します。
・最先端の半導体技術
・長期的なキャリア形成

[仕事内容]
当社のR&D傘下の組織として、半導体設計エンジニア/マネージャーを募集しています。
■レイアウトエンジニア
RDRデザインルールの最適化
・スタンダードセル・IOライブラリ・メモリ・アナログIPの開発。
・メモリIPの開発、コンパイラ、テストビークルの開発。
・スタンダードセル/IOライブラリ、アナログの開発。IPの開発
・面積と性能のトレードオフを考慮したデザインルールの提供
・スタンダードセル/IOライブラリ・メモリとアナログIPのレイアウト・ソリューションを見つけ、RDRの面積への影響を低減する。

■スタンダードセルデザインエンジニア
・スタンダードセル回路の要件を定義し、回路図、レイアウト、検証から設計
・HspiceやSpectreなどの業界標準のシミュレーションツールを使用し、ディープサブミクロンCMOSテクノロジーの回路設計
・当社技術で最高のPPAを達成するために回路の最適化
・最先端技術ノードに対応した回路設計のパスファインディングとイノベーション
・IoTアプリケーションのためのサブスレッショルド電圧回路設計
・レイアウトエンジニアと連携し、スピード、パワー、EMIRに最適化されたアーキテクチャの定義

■メモリーデザインエンジニア
・メモリアーキテクチャ設計(SRAM、DRAM、MRAM、RRAM、PCRAM、eFlash)
・読み出しと書き込みのクリティカルパスの設計と分析
・主要なビルディングブロックの設計(センシング、アナログ、高電圧、DFT)
・チップレベルの設計検証
・組み込み用不揮発性メモリのコンパイラと製品化
・シリコン特性評価と信頼性認定に関する製品/信頼性エンジニアとの共同作業

■高速インターフェース設計ソリューションエンジニア
・従来のSerDesまたはチップレットインターコネクトの高速インターフェース設計(TX/RX、イコライゼーション、クロッキング)
・電気的性能の最適化や信頼性の向上など、高速インタフェースの技術的特徴の評価と実装を推進
・2.5D/3DICチャネルモデリング

【ポジションの魅力】
ワールドクラスのデザインチームと協力して、世界トップクラスの洗練されたデザインサービスエコシステムの中で、5nmプロセス、3nmプロセス、更なる先端ノードを含む世界最先端の半導体技術開発に参画することにより、技術やリーダーシップのスキルに磨きをかけることができます。入社後の主な役割は、日々の生活に変革をもたらす最先端製品を世の中に送り出す為に、当社のワールドワイドの主要顧客をサポートすることです。

【入社後トレーニングプログラム】
・当社の最先端のトランジスタと配線構造に関するプロセステクノロジーとデザインルールのトレーニング
・スタンダードセルのアーキテクチャから配置ガイドラインまでの教育
・効率的なインプリメンテーションのためのネットリストからGDSまでの設計フロートレーニング
・PPAを最適化する設計手法
・品質を保証するためのサインオフ条件やチェックリスト
※経験豊富な技術者がマンツーマンで、効率的にトレーニングを支援および指導する「バディ」システムがあります。

[応募資格]
必須:
・半導体設計(フロントエンド、バックエンド)のいずれかの経験
※選考を通しご経験に応じてアサインされるチームが決定いたします。

歓迎:
・ビジネスレベルの英語力

[勤務地]
・神奈川県
・大阪府(2022年内に開設)

[勤務時間]
9:00〜18:00(休憩:内60分)

[給与]
500万〜2,000万円
※ご年齢、キャリア、スキルに応じて決定します

[待遇・福利厚生]
・健康保険、厚生年金、雇用保険、労災保険
・通勤手当
・住宅手当
・家族手当
・時間外勤務手当

[休日休暇]
・土日祝日
・年末年始休暇
・夏季休暇(年次有給休暇とは別に5日取得可能)
・有給休暇(17日〜20日/年)

※ご興味をおもちいただけましたら、まずはエントリーをお願いいたします。
ご紹介できる場合は、5営業日以内に担当コンサルタントよりご連絡いたします。
詳細はその際に別途明示いたします。

Reference: JO-2209-474915
Seniority Level: Mid-Senior level
Job Function: Engineering, Manufacturing